专利摘要:
Schaltungsanordnung für einen breitbandigen Mischer (1, 101, 201) mit einer multiplikativen Mischstufe (2), die einen Trägerfrequenzeingang (3, 4) zum Einkoppeln eines differenziellen Trägerfrequenzsignals (LOP, LON), einen Mischstufeneingang (5, 6) zum Einkoppeln eines vorverzerrten differenziellen Eingangssignals (LFPD, LFND) und einen Ausgang (9, 10) zum Auskoppeln eines differenziellen Ausgangssignals (OUTP, OUTN), welches durch multiplikative Mischung aus dem differenziellen Trägerfrequenzsignals (LOP, LON) und dem vorverzerrten differenziellen Eingangssignal (LFPD, LFND) erzeugt ist, aufweist, wobei das vorverzerrte differenzielle Eingangssignal (LFPD, LFND) aus einem differenziellen Eingangssignal (LFP, LFN) durch eine quadratische Vorverzerrung und eine lineare Vorverzerrung erzeugt ist.Circuit arrangement for a broadband mixer (1, 101, 201) having a multiplicative mixing stage (2) which has a carrier frequency input (3, 4) for coupling a differential carrier frequency signal (LOP, LON), a mixed-stage input (5, 6) for coupling in a predistorted one differential input signal (LFPD, LFND) and an output (9, 10) for coupling out a differential output signal (OUTP, OUTN), which generates by multiplicative mixing of the differential carrier frequency signal (LOP, LON) and the predistorted differential input signal (LFPD, LFND) , wherein the predistorted differential input signal (LFPD, LFND) is generated from a differential input signal (LFP, LFN) by a quadrature predistortion and a linear predistortion.
公开号:DE102004019366A1
申请号:DE200410019366
申请日:2004-04-21
公开日:2005-11-17
发明作者:Martin Friedrich;Christian Grewing;Giuseppe Li Puma;Christoph Sandner;Stefan Van Waasen;Andreas Wiesbauer;Kay Winterberg
申请人:Infineon Technologies AG;
IPC主号:H03C1-54
专利说明:
[0001] DieVorliegende Erfindung betrifft eine Schaltungsanordnung für einenbreitbandigen Mischer mit Vorverzerrung und hoher Linearität. Fernerbetrifft die Erfindung ein Verfahren zum breitbandigen Mischen.TheThe present invention relates to a circuit arrangement for awide band mixer with predistortion and high linearity. FurtherThe invention relates to a method for broadband mixing.
[0002] Mischerwerden zur Frequenzumsetzung in Sendern und Empfängern benötigt und gehören daherzu den wichtigen Komponenten fürdrahtlose Übertragungssysteme.Ein idealer Mischer kann durch einen Multiplizierer realisiert werden.Dieser multipliziert ein Lokaloszillatorsignal mit einem umzusetzendenEingangssignal zu einem Ausgangssignal.mixerare needed for frequency conversion in transmitters and receivers and therefore belongto the important components forwireless transmission systems.An ideal mixer can be realized by a multiplier.This multiplies a local oscillator signal with one to be convertedInput signal to an output signal.
[0003] KonventionelleMischer werden in einem relativ engen Trägerfrequenzbereich – wie beispielsweisebei WLAN-Anwendungen (WLAN = wireless lokal area network) um 20MHz – betrieben.Neuerdings werden jedoch besonders breitbandige Anwendungen in Frequenzbändern von3 bis 10 GHz, sogenannten UWB-Applikationen(UWB = ultra wide band) benötigt.conventionalMixers are in a relatively narrow carrier frequency range - such asWi-Fi applications (WLAN = wireless local area network) at 20MHz - operated.Recently, however, particularly broadband applications in frequency bands of3 to 10 GHz, so-called UWB applications(UWB = ultra wide band) needed.
[0004] Eineprinzipielle Modulator- bzw. Mischertopologie ist in der 1 gezeigt.A principal modulator or mixer topology is in the 1 shown.
[0005] Essind zwei Einseitenband-Mischzweige vorgesehen, deren Signale OUTU,OUTL mit einem Addierer A1 zum modulierten Ausgangssignal MOUT zusammengeführt werden.In dem Zweig fürdas obere Breitenband werden in Abhängigkeit von einem SteuersignalS1 aus einem ROM-Speicher SINROM, der Sinus-Daten enthält digitaleEingangssignaldaten DLF1 generiert. Die von einem Digital-Analog-UmsetzerDA1 in das analoge Signal LF1 umgesetzt werden. Das analoge SignalLF1 wird von einem Tiefpassfilter LPF1 zu dem umzusetzenden SignalLH1' gefiltert.Ittwo single-sideband mixing branches are provided whose signals OUTU,OUTL are combined with an adder A1 to the modulated output signal MOUT.In the branch forthe upper width band becomes dependent on a control signalS1 from a ROM memory SINROM, the sine data contains digitalInput signal data DLF1 generated. The from a digital-to-analog converterDA1 be converted into the analog signal LF1. The analog signalLF1 is passed from a low-pass filter LPF1 to the signal to be convertedLH1 'filtered.
[0006] Ineiner multiplikativen Mischstufe M1 wird das umzusetzende analogeSignal LH1' miteinem Sinusträgersequenzsignalmit der Kreisfrequenz ωLO zu dem Ausgangssignal OUTU für das obereSeitenband gemischt.In a multiplicative mixer M1, the analog signal LH1 'to be converted is mixed with a sine carrier sequence signal having the angular frequency ω LO to the output signal OUTU for the upper sideband.
[0007] Analogwerden in dem Zweig fürdas untere Seitenband mittels einem Kosinusdaten enthaltenen ROM-SpeicherCOSROM, einem zweiten Digital-Analog-Wandler DA2, einem TiefpassfilterLPF2 und einer multiplikativen Mischstufe M2 mittels einem SteuersignalS2 digitale Daten DLF2, ein analoges Umsetzsignal LF2 für das untereSeitenband sowie einem gefilterten Umsetzsignal LF2' und einem Kosinusträgersignalfür dasuntere Seitenband mit der Kreisfrequenz ωLO einAusgangssignal OUTL erzeugt.Analogously, digital data DLF2, an analog conversion signal LF2 for the lower one, are stored in the branch for the lower sideband by means of a ROM memory COSROM, a second digital-to-analog converter DA2, a low-pass filter LPF2 and a multiplicative mixing stage M2 by means of a control signal S2 Side band and a filtered conversion signal LF2 'and a cosine carrier signal for the lower sideband with the angular frequency ω LO generates an output signal OUTL.
[0008] Einemöglichemultiplikative Mischstufe stellt die sogenannte Gilbert-Zelle dar.Eine derartige multiplikative Mischstufe nach dem Stand der Technikist beispielsweise in U. Tietze, CH. Schenk: Halbleiterschaltungstechnik,Auflage 12, Springerverlag Berlin, Heidelberg, New York, ISBN 3-540-42849-6beschrieben.Apossiblemultiplicative mixing stage represents the so-called Gilbert cell.Such a multiplicative mixing stage according to the prior artis for example in U. Tietze, CH. Schenk: Semiconductor Circuit Design,Edition 12, Springerverlag Berlin, Heidelberg, New York, ISBN 3-540-42849-6described.
[0009] Die 2 zeigt eine dementsprechendeGilbert-Zelle zum multiplikativen Mischen eines differenziellenEingangssignals LFP, LFN mit einem differenziellen TrägerfrequenzsignalLOP, LON zu einem differenziellen Ausgangssignal OUTP, OUTN.The 2 shows a corresponding Gilbert cell for multiplicatively mixing a differential input signal LFP, LFN with a differential carrier frequency signal LOP, LON to a differential output signal OUTP, OUTN.
[0010] Demgemäß ist inSerie ein erster Widerstand R1, die steuerbare Strecke eines erstenTransistors T1, die steuerbare Strecke eines zweiten Transistors T2und die steuerbare Strecke eines Stromquellentransistors T3 zwischeneinem ersten Versorgungsspannungspotenzial VDD und einem zweitenVersorgungsspannungspotenzial VSS vorgesehen.Accordingly, inSeries a first resistor R1, the controllable range of a firstTransistor T1, the controllable path of a second transistor T2and the controllable path of a current source transistor T3 betweena first supply voltage potential VDD and a secondSupply voltage potential VSS provided.
[0011] Esist ein zweiter Widerstand R2 und die steuerbare Strecke eines viertenTransistors T4 zwischen dem ersten Versorgungsspannungspotenzial VDDund der steuerbaren Strecke des zwei ten Transistors T2 vorgesehen.Ein Gate-Anschluss des Stromquellentransistors T3 ist auf ein Bias-Potenzial BIANgelegt.Itis a second resistor R2 and the controllable path of a fourthTransistor T4 between the first supply voltage potential VDDand the controllable path of the two-th transistor T2 is provided.A gate terminal of the current source transistor T3 is at a bias potential BIANplaced.
[0012] Esist die steuerbare Strecke eines fünften Transistors T5 und diesteuerbare Strecke eines sechsten Transistors T6 zwischen dem zweitenWiderstand R2 und der steuerbaren Strecke des StromquellentransistorsT3 geschaltet. Ferner ist die steuerbare Strecke eines siebten TransistorsT7 zwischen dem ersten Widerstand R1 und der steuerbaren Streckedes sechsten Transistors T6 geschaltet.Itis the controllable path of a fifth transistor T5 and thecontrollable path of a sixth transistor T6 between the secondResistor R2 and the controllable path of the current source transistorT3 switched. Furthermore, the controllable path of a seventh transistorT7 between the first resistor R1 and the controllable pathof the sixth transistor T6.
[0013] Eineerste Komponente LFP des differenziellen Eingangssignals ist anden Gate-Anschluss des sechsten Transistors T6 geschaltet, und diezweite Komponente LFN des Eingangssignals ist an den Gate-Anschlussdes zweiten Transistors T2 geschaltet.Afirst component LFP of the differential input signal is onthe gate terminal of the sixth transistor T6 is switched, and thesecond component LFN of the input signal is at the gate terminalof the second transistor T2 connected.
[0014] Eineerste Komponente LOP des Trägerfrequenzsignalsist an den Gate-Anschluss des ersten Transistors T1 und den Gate-Anschluss des fünften TransistorsT5 geschaltet. Die zweite Komponente LON des differenziellen Trägerfrequenzsignalsist an den Gate-Anschluss des vierten Transistors T4 und den Gate-Anschlussdes siebten Transistors T7 geführt.Afirst component LOP of the carrier frequency signalis connected to the gate terminal of the first transistor T1 and the gate terminal of the fifth transistorT5 switched. The second component LON of the differential carrier frequency signalis at the gate terminal of the fourth transistor T4 and the gate terminalof the seventh transistor T7 out.
[0015] Dieerste Komponente OUTP des differenziellen Ausgangssignals wird demzwischen dem ersten Widerstand und der steuerbaren Strecke des erstenTransistors T1 abgegriffen. Die zweite Komponente OUTN des Ausgangssignalswird zwischen dem zweiten Widerstand und der steuerbaren Streckedes vierten Transistors T4 abgegriffen.The first component OUTP of the differential output signal is tapped off between the first resistor and the controllable path of the first transistor T1. The second component OUTN of the output signal is interposed the second resistor and the controllable path of the fourth transistor T4 tapped.
[0016] DieWiderständeR1 und R2 wirken als Lastwiderstände.Ein Gilbert-Zelle gemäß 2 besitzt nur ungenügende Linearitätseigenschaftenfür UWB Anwendungen.Dies führtzu harmonischen Verzerrungen, insbesondere weil die Ausgangskennlinie desDifferenzpaares aus den Transistoren T1, T5, T7, T4 quadratischist.The resistors R1 and R2 act as load resistors. A Gilbert cell according to 2 has insufficient linearity properties for UWB applications. This leads to harmonic distortion, in particular because the output characteristic of the differential pair of the transistors T1, T5, T7, T4 is square.
[0017] Beider Ausführungals NMOS Transistoren arbeiten die Transistoren T1–T7 im Inversionsbereich,sodass die überdie LastwiderständeR1, R2 abfallenden Spannungen proportional zur Quadratwurzel derEingangsspannung, welche durch das differenzielle Signal LFP, LFNeingekoppelt wird, ist.atthe executionas NMOS transistors, the transistors T1-T7 operate in the inversion region,so the overthe load resistancesR1, R2 decreasing voltages proportional to the square root of theInput voltage, which by the differential signal LFP, LFNis coupled.
[0018] Beiidealen Bauelementen kann diese Nichtlinearität durch eine quadratische Vorverzerrungdes Eingangssignals LFP, LFN weitestgehend kompensiert werden. Dazukönnenbeispielsweise NMOS-Dioden benutzt werden, die zwischen der erstenVersorgungsspannung VDD und den jeweiligen Gate-Anschlüssen derTransistoren T2 und T6 geschaltet sind. Dadurch fällt jeweilseine quadratische vorverzerrte Eingangssignalkomponente ab, diedie Quadratwurzel-Nichtlinearitätder Mischstufe kompensieren kann.atIdeal components can use this non-linearity through a quadratic predistortionof the input signal LFP, LFN be largely compensated. TocanFor example, NMOS diodes are used, which are between the firstSupply voltage VDD and the respective gate terminals of theTransistors T2 and T6 are connected. As a result, each fallsa square predistorted input signal component whichthe square root nonlinearitycan compensate the mixing stage.
[0019] Dabeiist jedoch insbesondere bei MOS-Ausführung der Mischstufe eine genaueAnpassung der zwei Dioden sehr schwierig. Eine Fehlanpassung vonsolchen Vorverzerrungsdioden führtleicht zu zusätzlichenAnteilen der Trägerfrequenzim Ausgangssignal einer derartigen Mischstufe.thereHowever, especially in MOS version of the mixer is an accurateAdjustment of the two diodes very difficult. A mismatch ofleads to such predistortion diodeseasy to additionalProportions of the carrier frequencyin the output of such a mixer.
[0020] Esist daher eine Aufgabe der vorliegenden Erfindung eine Schaltungsanordnungfür einenbreitbandigen Mischer mit Vorverzerrung und hoher Linearität zu schaffen,der in UWB Anwendungen einsetzbar ist und tolerant gegenüber Fehlanpassungenbei der Vorverzerrung ist.ItTherefore, an object of the present invention is a circuit arrangementfor oneto create a broadband mixer with predistortion and high linearitywhich can be used in UWB applications and is tolerant of mismatchesin the predistortion is.
[0021] Esist ferner eine Aufgabe der vorliegenden Erfindung einen breitbandigenMischer zu schaffen, der gegenüberMischern mit quadratischer Vorverzerrung einen größeren störungsfreienDynamikumfang (spurious free dynamic range) bietet.Itis an object of the present invention, a broadbandTo create mixer, oppositeMixers with quadratic predistortion have a larger interference-freeDynamic range (spurious free dynamic range) offers.
[0022] Erfindungsgemäß wird dieseAufgabe durch eine Schaltungsanordnung für einen breibandingen Mischergemäß Patentanspruch1 sowie durch ein Verfahren zum Mischen eines Trägerfrequenz signals und einesEingangssignals mit den Verfahrensschritten nach Patentanspruch14 gelöst.According to the invention thisTask by a circuit arrangement for a bidirectional mixeraccording to claim1 and by a method for mixing a carrier frequency signal and aInput signal with the method steps according to claim14 solved.
[0023] Demgemäß ist eineSchaltungsanordnung fürein breitbandigen Mischer mit einer multiplikativen Mischstufe vorgesehen,die einen Trägerfrequenzeingangzum Einkoppeln eines differenziellen Trägerfrequenzsignals, einen Mischstufeneingangzum Einkoppeln eines vorverzerrten differenziellen Eingangssignalsund einen Ausgang zum Auskoppeln eines differenziellen Ausgangssignalsaufweist. Dabei ist das differenzielle Ausgangssignal durch multiplikativeMischung aus dem differenziellen Trägerfrequenzsignals und demvorverzerrten differenziellen Eingangssignal erzeugt. Das vorverzerrtedifferenzielle Eingangssignal ist aus einem differenziellen Eingangssignaldurch eine quadratische Vorverzerrung und eine lineare Vorverzerrungerzeugt.Accordingly, aCircuitry fora broadband mixer with a multiplicative mixing stage is provided,the one carrier frequency inputfor coupling a differential carrier frequency signal, a mixing stage inputfor injecting a predistorted differential input signaland an output for coupling out a differential output signalhaving. The differential output signal is multiplicativeMixture of the differential carrier frequency signal and thepredistorted differential input signal generated. The predistorteddifferential input signal is from a differential input signalby a quadratic predistortion and a linear predistortiongenerated.
[0024] Gemäß dem erfindungsgemäßen Verfahren zumMischen eines Trägerfrequenzsignalsund eines Eingangssignals sind die folgenden Verfahrensschrittevorgesehen: (a) lineares Vorverzerren und quadratischesVorverzerren des Eingangssignals zum Erzeugen eines vorverzerrtenEingangssignals; und (b) multiplikatives Mischen des vorverzerrten Eingangssignalsmit dem Trägerfrequenzsignalzu einem Ausgangssignal. According to the inventive method for mixing a carrier frequency signal and an input signal, the following method steps are provided: (a) linear predistorting and square predistorting the input signal to produce a predistorted input signal; and (b) multiplicatively mixing the predistorted input signal with the carrier frequency signal into an output signal.
[0025] Dieder Erfindung zugrunde liegende Idee besteht darin, zusätzlich zueiner quadratischen Vorverzerrung des umzusetzenden Eingangssignals einelineare Vorverzerrung vorzunehmen.TheThe idea underlying the invention is, in addition toa quadrature predistortion of the input signal to be convertedto perform linear predistortion.
[0026] Dadurchwird der Einfluss einer Fehlanpassung von Bauelementen im Signalpfad,die quadratische Vorverzerrung erzeugen herabgesetzt. Ferner werdenAusgangssignalanteile, die die Frequenz des Trägersignals aufweisen, reduziert.Da durch die lineare Vorverzerrung Artefakte der Trägerfrequenzim Aus gangssignal gegenüberden zu übertragenden Signalanteileninsbesondere im oberen und unteren Seitenband und gegenüber höher harmonischen Mischprodukten,vermindert werden, liefert ein erfindungsgemäßer Mischer einen besondersgroßen StörungsfreienDynamikumfang.Therebythe influence of a mismatch of devices in the signal path,the quadratic predistortion is reduced. Further will beOutput signal components having the frequency of the carrier signal is reduced.Because of the linear predistortion artefacts of the carrier frequencyin the output signal oppositethe signal components to be transmittedespecially in the upper and lower sideband and in relation to higher harmonic mixed products,diminished, a mixer according to the invention provides a particulargreat trouble-freeDynamic range.
[0027] DieEinstellung des linearen Signalanteils, welches durch die zusätzlicheerfindungsgemäße Vorverzerrungerreicht wird, kann dann so vorgenommen werden, dass beispielsweisedie Differenz der übertragenenEnergie durch den Trägerund der übertragendenEnergie in einem relevanten Seitenband maximal wird. InsbesonderezukünftigeUWB Anwendungen geben bestimmte Masken für die Spektraldichten, in denendie übertrageneEnergie in Abhängigkeitvon der Frequenz aufgetragen ist, der eingesetzten Mischer vor.Dabei wird der sogenannten StörungsfreieDynamikumfang (spurious free dynamic range) des Mischers vorgegeben,der fürdie erfindungsgemäße Schaltungsanordnungbesonders hoch ist. Außerdemerfülltder breitbandige Mischer gemäß der Erfindunghohe Linearitätsanforderungen über einen sehr großen Frequenzbereich.The adjustment of the linear signal component, which is achieved by the additional predistortion according to the invention, can then be carried out such that, for example, the difference between the transmitted energy by the carrier and the transmitted energy in a relevant sideband becomes maximum. In particular future UWB applications will introduce certain masks for the spectral densities in which the transmitted energy is plotted as a function of the frequency of the mixer used. In this case, the so-called interference-free dynamic range (spurious free dynamic range) of the mixer is specified, which is particularly high for the circuit arrangement according to the invention. In addition, the broadband mixer according to the invention meets high linearity requirements over a very large frequency range.
[0028] Vorteilhafterweiseweist das differenzielle Eingangssignal eine erste Komponente, diean einen ersten Eingangsanschluss gekoppelt ist, auf und eine zweiteKomponente, die an einen zweiten Eingangsanschluss gekoppelt ist,auf. Dabei ist zwischen dem ersten Eingangsanschluss und einem erstenVersorgungsspannungspotenzial ein erster Widerstand und zwischendem zweiten Eingangsanschluss und dem ersten Versorgungsspannungspotenzialein zweiter Widerstand zur linearen Vorverzerrung geschaltet. Dannist eine erste Komponente des vorverzerrten differenziellen Eingangssignalszwischen dem ersten Widerstand und dem ersten Eingangsanschlussabgreifbar, und eine zweite Komponente des vorverzerrten differenziellenEingangssignals ist zwischen dem zweiten Widerstand und dem zweitenEingangsanschluss angreifbar. Durch das Schalten des Widerstandeswird den jeweiligen Eingangssignalkomponenten ein linearer Signalanteilaufgeprägt.advantageously,the differential input signal has a first component, theis coupled to a first input terminal, and a second oneComponent coupled to a second input port,on. It is between the first input terminal and a firstSupply voltage potential a first resistance and betweenthe second input terminal and the first supply voltage potentiala second resistor connected to the linear predistortion. Thenis a first component of the predistorted differential input signalbetween the first resistor and the first input terminaltapped, and a second component of the predistorted differentialInput signal is between the second resistor and the secondInput terminal vulnerable. By switching the resistorthe respective input signal components become a linear signal componentimpressed.
[0029] Besondersvorteilhafterweise ist der erste und zweite Widerstand ein einstellbarerWiderstand. Dadurch kann die lineare Vorverzerrung flexibel angepasstwerden.EspeciallyAdvantageously, the first and second resistors are adjustableResistance. This allows flexible adaptation of the linear predistortionbecome.
[0030] Gemäß einerAusführungsformder erfindungsgemäßen Schaltungsanordnungist der erste und zweite Widerstand schaltbar und es sind weitere paralleldazu geschaltete schaltbare Widerstände vorgesehen.According to oneembodimentthe circuit arrangement according to the inventionis the first and second resistor switchable and there are more parallelswitched resistors provided for this purpose.
[0031] Gemäß einerbevorzugten Ausführungsform weistdie erfindungsgemäße Schaltungsanordnung einenersten und einen zweiten Transistor mit jeweils einer steuerbarenStrecke und einem Gate-Anschluss auf, wobei die steuerbare Streckedes ersten Transistors zwischen dem Eingangsanschluss und dem erstenVersorgungsspannungspotenzial geschaltet ist. Dabei ist die steuerbareStrecke des zweiten Transistors zwischen dem zweiten Eingangsanschlussund dem ersten Versorgungsspannungspotenzial geschaltet und dieGate-Anschlüsse sindmiteinander verbunden. Die Gate-Anschlüsse sind an ein Verzerrungspotenzialgeschaltet.According to onepreferred embodimentthe circuit arrangement according to the inventionfirst and a second transistor, each having a controllableRoute and a gate connection on, being the controllable routeof the first transistor between the input terminal and the first oneSupply voltage potential is switched. It is the controllableDistance of the second transistor between the second input terminaland the first supply voltage potential switched and theGate connections areconnected with each other. The gate terminals are at a distortion potentialconnected.
[0032] DurchVeränderndes Verzerrungspotenzials werden die Eigenschaften der steuerbarenStrecken so verändert,dass das Maß derquadratischen Vorverzerrung, welche durch die steuerbare Strecken geschieht,ebenfalls einstellbar ist.ByChangeDistortion potential will become the properties of the taxableStretched so much,that the measure ofquadratic predistortion, which occurs through the controllable routes,is also adjustable.
[0033] Ineiner vorteilhaften Ausgestaltung ist das Verzerrungspotenzial daserste Versorgungspotenzial. Dann sind die ersten und zweiten Transistorenals Dioden geschaltet. Diese Dioden liefern genau die gewünschte quadratischeVorverzerrung.InIn an advantageous embodiment, the distortion potential isfirst supply potential. Then the first and second transistorsswitched as diodes. These diodes deliver exactly the desired squarePredistortion.
[0034] Ineiner alternativen Ausführungsformist eine erste Diode, die zwischen dem ersten Eingangsanschlussund dem ersten Versorgungsspannungspotenzial geschaltet ist, vorgesehen,und es ist eine zweite Diode, die zwischen dem zweiten Eingangsan schlussund dem ersten Versorgungspotenzial geschaltet ist, vorgesehen.Inan alternative embodimentis a first diode between the first input terminaland the first supply voltage potential is connected, provided,and there is a second diode connected between the second input terminaland the first supply potential is provided provided.
[0035] Ineiner bevorzugten Ausführungsformweist die multiplikative Mischstufe eine Gilbert-Zelle auf.Ina preferred embodimentFor example, the multiplicative mixer has a Gilbert cell.
[0036] Ineiner bevorzugten Weiterbildung der Schaltungsanordnung ist fernereine Vorverzerrungsteuerung vorgesehen, mit einem Testsignalausgang zurAusgabe eines differenziellen Testsignals an die Eingangsanschlüsse derSchaltungsanordnung, mit einem Prüfsignaleingang zum Einkoppelndes differenziellen Ausgangssignals der Mischstufe, und mit mindestenszwei Steuerausgängenzur Ausgabe von Einstellsignalen zum Einstellen des ersten und zweitenWiderstands.Ina preferred embodiment of the circuit arrangement is furthera predistortion control provided with a test signal output toOutput of a differential test signal to the input terminals of theCircuit arrangement, with a Prüfsignaleingang for couplingthe differential output of the mixer, and at leasttwo control outputsfor outputting setting signals for setting the first and secondResistance.
[0037] Durchdas Einkoppeln von Testsignalen an den Eingang der Schaltungsanordnungund gleichzeitiger Auswertung des erzeugten Ausgangssignals kanndie Einstellung der linearen Vorverzerrung durch Einstellen derWiderstandswerte der Widerständeoptimal vorgenommen werden.Bythe coupling of test signals to the input of the circuit arrangementand simultaneous evaluation of the generated output signal canthe adjustment of the linear predistortion by setting theResistance values of the resistorsbe made optimally.
[0038] Vorteilhafterweiseist die Schaltungsanordnung in MOS-Technologie ausgeführt. Besonders bei UWB Anwendungensind stromsparende Bauelemente, die einfach herzustellen sind, angezeigt.Dies ist in MOS-Technologie besonders einfach erreichbar.advantageously,the circuit is implemented in MOS technology. Especially with UWB applicationsare power-saving components that are easy to manufacture displayed.This is particularly easy to achieve in MOS technology.
[0039] Bevorzugterweisesind die Widerständezur linearen Vorverzerrung so dimensioniert, dass der störungsfreieDynamikumfang (spurious free dynamic range) des Ausgangssignalsdes erfindungsgemäßen Mischersbei einem differenziellen Eingangssignal mit vorgegebener Frequenzmaximal ist.preferably,are the resistancesfor linear predistortion dimensioned so that the interference-freeDynamic range (spurious free dynamic range) of the output signalthe mixer according to the inventionat a differential input signal with a predetermined frequencyis maximum.
[0040] DieEinstellung bzw. die Dimensionierung der Widerstände kann beispielsweise durchdie Vorverzerrungssteuerung erfolgen oder bereits vor der Fertigungdurch Simulationen bestimmt werden.TheSetting or dimensioning of the resistors, for example, bythe predistortion control takes place or even before productionbe determined by simulations.
[0041] Ineiner besonders bevorzugten Ausführungsformsind die Widerständezur linearen Vorverzerrung so dimensioniert, dass über einenvorgegebenen Bereich von Trägerfrequenzendie Signalenergie eines Ausgangssignals bei der Frequenz des Trägersignalsgleich der Signalenergie einer dritten Harmonischen des Eingangssignalsim Ausgangssignal ist. Da die lineare Vorverzerrung besonders dritte Harmonischeals Nebenprodukt erzeugt, kann durch diese Einstellung der Vorverzerrungein besonders großerstörungsfreierDynamikumfang erreicht werden.Ina particularly preferred embodimentare the resistancesfor linear predistortion so dimensioned that over apredetermined range of carrier frequenciesthe signal energy of an output signal at the frequency of the carrier signalequal to the signal energy of a third harmonic of the input signalin the output signal. Since the linear predistortion is especially third harmonicgenerated as a byproduct, this setting allows the predistortiona very big onetrouble-freeDynamic range can be achieved.
[0042] Weiterevorteilhafte Ausgestaltung und Weiterbildung der Erfindung sindGegenstand der Unteransprüchesowie der folgenden Beschreibung unter Bezugnahme auf die Figuren.Furtheradvantageous embodiment and development of the invention areSubject of the dependent claimsand the following description with reference to the figures.
[0043] ImFolgenden wird die Erfindung anhand der schematischen Figuren undAusführungsbeispielen näher erläutert. Eszeigt dabei.in theBelow, the invention with reference to the schematic figures andEmbodiments explained in more detail. Itshows.
[0044] 1:eine Einseitenband-Mischerarchitektur nach dem Stand der Technik; 1 : a prior art single sideband mixer architecture;
[0045] 2:eine Gilbert-Zelle nach dem Stand der Technik; 2 a Gilbert cell of the prior art;
[0046] 3:eine erste Ausführungsformder erfindungsgemäßen Schaltungsanordnungfür einen breitbandigenMischer; 3 a first embodiment of the circuit arrangement according to the invention for a broadband mixer;
[0047] 4:eine Spektraldarstellung der Mischprodukte eines erfindungsgemäßen undeines herkömmlichenMischers; 4 a spectral representation of the mixed products of a mixer according to the invention and of a conventional mixer;
[0048] 5:eine zweite Ausführungsformder erfindungsgemäßen Schaltungsanordnung; 5 a second embodiment of the circuit arrangement according to the invention;
[0049] 6:eine dritte Ausführungsformder erfindungsgemäßen Schaltungsanordnung;und 6 a third embodiment of the circuit arrangement according to the invention; and
[0050] 7:eine bevorzugte Weiterbildung der erfindungsgemäßen Schaltungsanordnung. 7 A preferred development of the circuit arrangement according to the invention.
[0051] Die 1 und 2 sindbereits in der Einleitung beschrieben worden.The 1 and 2 have already been described in the introduction.
[0052] Die 3 zeigteine erste Ausführungsform dererfindungsgemäßen Schaltungsanordnungfür einenbreitbandigen Mischer 1.The 3 shows a first embodiment of the circuit arrangement according to the invention for a broadband mixer 1 ,
[0053] Esist eine multiplikative Mischstufe 2 vorgesehen, die hierbeispielhaft als Gilbert-Zelle ausgeführt ist. Die multiplikativeMischstufe 2 weist einen Trägerfrequenzeingang 3, 4 auf,in den das differenzielle TrägerfrequenzsignalLOP, LON eingekoppelt ist.It is a multiplicative mixer 2 provided, which is exemplified here as a Gilbert cell. The multiplicative mixing stage 2 has a carrier frequency input 3 . 4 in which the differential carrier frequency signal LOP, LON is coupled.
[0054] Dasdifferenzielle Trägersignalweist eine erste Komponente LOP auf, die an den ersten Trägersignalanschluss 3 geführt ist,auf, und das differenzielle Trägersignalweist eine zweite Komponente LON auf, die an einen zweiten Trägersignalanschluss 4 geführt ist.The differential carrier signal has a first component LOP, which is connected to the first carrier signal terminal 3 , and the differential carrier signal has a second component LON connected to a second carrier signal terminal 4 is guided.
[0055] Diemultiplikative Mischstufe 2 weist einen Mischstufeneingang 5, 6 zumEinkoppeln eines vorverzerrten differenziellen Eingangsignals LFPD, LFNDauf. Dabei ist eine erste Komponente LFPD des vorverzerrten differenziellenEingangssignals an einen ersten Mischstufeneingangsanschluss 5 geführt, undeine zweite Komponente LFD des differenziellen vorverzerrten Eingangssignalsist an einen zweiten Mischstufeneingangsanschluss 6 geführt.The multiplicative mixing stage 2 has a mixed-level input 5 . 6 for injecting a predistorted differential input signal LFPD, LFND. In this case, a first component LFPD of the predistorted differential input signal to a first mixed-stage input terminal 5 and a second component LFD of the differential predistorted input signal is applied to a second mixing stage input terminal 6 guided.
[0056] Aneinen Eingang 7, 8 des erfindungsgemäßen Mischers 1 istdas differenzielle Eingangssignal LFP, LFN eingekoppelt. Dabei isteine erste Komponente LFP des differenziellen Eingangssignals aneinen ersten Eingangsanschluss 7 geführt und eine zweite KomponenteLFN des differenziellen Eingangssignals ist an einen zweiten Eingangsanschluss 8 geführt.To an entrance 7 . 8th the mixer according to the invention 1 the differential input signal LFP, LFN is coupled. In this case, a first component LFP of the differential input signal to a first input terminal 7 and a second component LFN of the differential input signal is connected to a second input terminal 8th guided.
[0057] Dasdifferenzielle Ausgangssignal OUTP, OUTN wird an einem Ausgang 9, 10 ausgegeben. Dabeiist eine erste Komponente OUTP des differenziellen Ausgangssignalsan einem Ausgangsanschluss 9 abgreifbar, und eine zweiteKomponente OUTN des differenziellen Ausgangssignals ist an einemzweiten Ausgangsanschluss 10 abgreifbar.The differential output signal OUTP, OUTN is at an output 9 . 10 output. In this case, a first component OUTP of the differential output signal is at an output terminal 9 tapped, and a second component OUTN of the differential output signal is at a second output terminal 10 tapped.
[0058] Diemultiplikative Mischstufe 2 weist einen ersten Widerstand 11,einen zweiten Widerstand 12, einen Stromquellentransistor 13 miteiner steuerbaren Strecke und einem Gate-Anschluss 14,einen ersten, zweiten, dritten, vierten, fünften und sechsten Transistors 15, 17, 19, 21, 23, 25 mitjeweils einer steuerbaren Strecke und einem Gate-Anschluss 16, 18, 20, 22, 24, 26 auf.The multiplicative mixing stage 2 has a first resistance 11 , a second resistor 12 , a current source transistor 13 with a controllable path and a gate connection 14 , a first, second, third, fourth, fifth and sixth transistor 15 . 17 . 19 . 21 . 23 . 25 each with a controllable path and a gate connection 16 . 18 . 20 . 22 . 24 . 26 on.
[0059] Dererste Widerstand 11, die steuerbare Strecke des erstenTransistors 15, die steuerbare Strecke des sechsten Transistors 25 unddie steuerbare Strecke des Stromquellentransistors 13 sindseriell zwischen einem ersten Versorgungsspannungspotenzial VDDund einem zweiten Versorgungsspannungspotenzial VSS geschaltet.The first resistance 11 , the controllable path of the first transistor 15 , the controllable path of the sixth transistor 25 and the controllable path of the current source transistor 13 are serially connected between a first supply voltage potential VDD and a second supply voltage potential VSS.
[0060] Derzweite Widerstand 12, die steuerbare Strecke des zweitenTransistors 17 und die steuerbare streck des fünften Transistors 23 sindseriell zwischen dem ersten Versorgungsspannungspotenzial VDD undder steuerbaren Strecke des Stromquellentransistors 13 geschaltet.The second resistance 12 , the controllable path of the second transistor 17 and the controllable stretching of the fifth transistor 23 are in series between the first supply voltage potential VDD and the controllable path of the current source transistor 13 connected.
[0061] Esist ein erster Leitungsknoten 27 zwischen dem ersten Widerstand 11 undder steuerbaren Strecke des ersten Transistors 15 vorgesehen.Ein zweiter Leitungsknoten 28 ist zwischen dem zweitenWiderstand 12 und der steuerbaren Strecke des vierten Transistors 21 vorgesehen.It is a first line node 27 between the first resistance 11 and the controllable path of the first transistor 15 intended. A second line node 28 is between the second resistor 12 and the controllable path of the fourth transistor 21 intended.
[0062] Diesteuerbare Strecke des zweiten Transistors 17 ist zwischendem zweiten Leitungsknoten 28 und der steuerbaren Stre ckedes fünftenTransistors 23 geschaltet. Die Steuerbare Strecke des dritten Transistors 19 istzwischen dem ersten Leitungsknoten 27 und der steuerbarenStrecke des fünftenTransistors 23 geschaltet.The controllable path of the second transistor 17 is between the second line node 28 and the controllable Stre cke of the fifth transistor 23 connected. The controllable path of the third transistor 19 is between the first line node 27 and the controllable path of the fifth transistor 23 connected.
[0063] DerGate-Anschluss 16 des ersten Transistors 15 undder Gate-Anschluss 18 deszweiten Transistors 17 ist an den ersten Trägerfrequenzanschluss 3 geschaltet.Der Gate-Anschluss 20 des dritten Transistors und der Gate-Anschluss 22 desvierten Transistors ist an den zweiten Trägerfrequenzanschluss 4 geschaltet.The gate connection 16 of the first Transis tors 15 and the gate terminal 18 of the second transistor 17 is at the first carrier frequency port 3 connected. The gate connection 20 of the third transistor and the gate terminal 22 of the fourth transistor is connected to the second carrier frequency terminal 4 connected.
[0064] ErsteKomponente OUTP des Ausgangssignals ist an dem ersten Ladungsknoten 27 abgreifbar undan den ersten Ausgangsanschluss 9 geführt. Die zweite KomponenteOUTN des Ausgangssignals ist an dem zweiten Leitungsknoten 28 abgreifbarund an den zweiten Ausgangsanschluss 10 geführt.First component OUTP of the output signal is at the first charge node 27 tapped and to the first output terminal 9 guided. The second component OUTN of the output signal is at the second line node 28 tapped and to the second output terminal 10 guided.
[0065] DerGate-Anschluss 24 des fünftenTransistors 23 ist an den ersten Mischstufeneingangsanschluss 5 gekoppelt,und der Gate-Anschluss 26 des sechsten Transistors 25 istan den zweiten Mischstufeneingangsanschluss 6 geführt.The gate connection 24 of the fifth transistor 23 is at the first mixer input port 5 coupled, and the gate terminal 26 of the sixth transistor 25 is to the second mixing input port 6 guided.
[0066] Über denersten und zweiten Widerstand 11, 12 fließt jeweilsein Ausgangssignalstrom IOUTP, IOUTN, wodurch die jeweilige Signalspannungdes Ausgangssignals OUTP, OUTN erzeugt wird.About the first and second resistance 11 . 12 flows in each case an output signal current IOUTP, IOUTN, whereby the respective signal voltage of the output signal OUTP, OUTN is generated.
[0067] Zwischendem ersten Eingangsanschluss 7 und dem ersten Versorgungsspannungspotenzial VDDsind parallel ein dritter Widerstand 29 und die steuerbareStrecke eines siebten Transistors 30 geschaltet.Between the first input connection 7 and the first supply voltage potential VDD are in parallel a third resistor 29 and the controllable path of a seventh transistor 30 connected.
[0068] Zwischendem ersten Versorgungsspannungspotenzial VDD und dem zweiten Eingangsanschluss 8 desMischers 1 sind parallel ein vierter Widerstand 31 unddie steuerbare Strecke eines achten Transistors 32 geschaltet.Die Gate-Anschlüsse 33, 34 dessiebten und achten Transistors 30, 32 sind an einVerzerrungspotenzial BPRED gelegt. Der Gate-Anschluss 14 desStromquellentransistors 13 ist an ein BIAS-Potenzial BIANgelegt.Between the first supply voltage potential VDD and the second input terminal 8th of the mixer 1 are parallel a fourth resistor 31 and the controllable path of an eighth transistor 32 connected. The gate connections 33 . 34 of the seventh and eighth transistor 30 . 32 are placed at a bias potential BPRED. The gate connection 14 the current source transistor 13 is placed at a BIAS potential BIAN.
[0069] Wiebereits einleitend erwähnt,arbeitet die multiplikative Mischstufe 2 (Gilbert-Zelle)nicht linear, d.h. die Ausgangsströme IOUTP, IOUTN sind proportionalzur Quadratwurzel der Eingangsspannung des DifferentialeingangssignalsLFP, LFN.As already mentioned in the introduction, the multiplicative mixing stage works 2 (Gilbert cell) is not linear, ie the output currents IOUTP, IOUTN are proportional to the square root of the input voltage of the differential input signal LFP, LFN.
[0070] Mittelsdem siebten und achten Transistor 30, 32 wirddas Eingangssignal LFP, LFN quadratisch vorverzerrt, sodass zumindestein Teil der mischstufeneigenen Nichtlinearität kompensiert wird. Da es jedochin der Fertigung schwierig ist die Transistoren 30, 32 vollständig gleichzu gestalten, kann leicht eine Fehlanpassung auftreten. Durch eineFehlanpassung der siebten und achten Transistoren 30, 32 streutvor allem das TrägerfrequenzsignalLOP, LON in das Ausgangssignal OUTP, OUTN.By means of the seventh and eighth transistor 30 . 32 the input signal LFP, LFN is quadratically predistorted, so that at least part of the mixed-stage non-linearity is compensated. However, as it is difficult to manufacture in the transistors 30 . 32 completely alike, a mismatch can easily occur. Due to a mismatch of the seventh and eighth transistors 30 . 32 Above all, the carrier frequency signal LOP, LON scatters into the output signal OUTP, OUTN.
[0071] Dieerfindungsgemäße zusätzlichelineare Vorverzerrung, welche mit durch den dritten und viertenWiderstand 29, 31 erzeugt ist, wird effektiv die Streuungdes TrägerfrequenzsignalsLOP, LON in das Ausgangssignal OUTP, OUTN vermindert.The inventive additional linear predistortion, which by with the third and fourth resistor 29 . 31 is generated, effectively reduces the dispersion of the carrier frequency signal LOP, LON in the output signal OUTP, OUTN.
[0072] Durchdie Wahl der Widerstandswerte des dritten und vierten Widerstandes 29, 31 wirddas Maß derlinearen Vorverzerrung eingestellt, und durch Verändern desVerzerrungspotenzials BPRED, welches an die Gate-Anschlüsse 33, 34 dessiebten und achten Transistors 30, 32 angelegtist, das Maß der quadratischenVorverzerrung eingestellt.By choosing the resistance values of the third and fourth resistor 29 . 31 the amount of linear predistortion is adjusted and by altering the distortion potential BPRED applied to the gate terminals 33 . 34 of the seventh and eighth transistor 30 . 32 is set, the degree of quadratic predistortion is set.
[0073] Inder 4 ist eine Spektraldarstellung der Mischprodukteeines erfindungsgemäßen Mischers, wieer beispielsweise in 3 dargestellt ist, illustriert.In the 4 is a spectral representation of the mixed products of a mixer according to the invention, as it is for example in 3 is illustrated, illustrated.
[0074] Die 4 zeigtdas Ausgangsspektrum eines Mischers mit lediglich quadratischerVorverzerrung durch MOS-Dioden (PDD-Spektrallinien) und das Spektrum eineserfindungsgemäßen Mischers mitquadratischer und linearer Vorverzerrung mittels Dioden und Widerständen (PRD-Spektrallinien).The 4 shows the output spectrum of a mixer with only quadratic predistortion by MOS diodes (PDD spectral lines) and the spectrum of a mixer according to the invention with quadratic and linear predistortion by means of diodes and resistors (PRD spectral lines).
[0075] DieFrequenz des Trägerfrequenzsignalsist hier 6,18 Ligahertz gewähltund das Eingangssignal bei 660 Megahertz.TheFrequency of the carrier frequency signalhere 6,18 Ligahertz is chosenand the input signal at 660 megahertz.
[0076] DerstörungsfreieDynamikumfang fürden Mischer mit ausschließlichquadratischer Vorverzerrung ergibt sich aus der Differenz der Energien(hier als Verstärkungsmaß in Dezibelals Verhältnisder Eingangsspannung zur Ausgangsspannung dargestellt) ein störungsfreierDynamikumfang von ΔPDD =28,25 Dezibel. Dieser ergibt sich aus der Differenz des Verstärkungsmaßes desoberen Seitenbandes USB und dem Verstärkungsmaß des Trägersignals C.Of thetrouble-freeDynamic range forthe mixer with exclusivelyquadratic predistortion results from the difference of the energies(here as gain in decibelsas a ratiothe input voltage to the output voltage shown) a trouble-freeDynamic range of ΔPDD =28.25 decibels. This results from the difference of the gain of theupper sideband USB and the gain of carrier C.
[0077] DerDynamikumfang ΔPRDdes Mischers mit linearer und quadratischer Vorverzerrung liegtbei etwa 33,9 Dezibel und ist damit stark verbessert.Of theDynamic range ΔPRDof the mixer with linear and quadrature predistortionat about 33.9 decibels, which is greatly improved.
[0078] Dielineare Vorverzerrung kann zu einer Verstärkung der dritten Harmonischen(bzw. Harmonische dritter Ordnung) des Eingangssignals im Ausgangsspektrumdes Mischers führen.Thelinear predistortion can lead to a third harmonic gain(or harmonic third order) of the input signal in the output spectrumof the mixer.
[0079] Beidem hier gewähltenBeispiel ist die lineare Vorverzerrung bzw. der Widerstandswertso eingestellt, dass das Verstärkungsmaß der drittenharmonischen 3HM gleich dem des Träger signals C ist. Auf dieseWeise kann durch Einstellen der Widerstände bzw. linearen Verzerrungein Kompromiss zwischen der Erzeugung von dritten harmonischen 3HMund einem erweiterten Dynamikumfang ΔPRD erzielt werden. In dem Spektrumnach 4 ist auch das untere Seitenband USB dargestellt.In the example chosen here, the linear predistortion or the resistance value is set such that the amplification factor of the third harmonic 3HM is equal to that of the carrier signal C. In this way, by adjusting the resistances or linear distortion, a compromise between the generation of third harmonic 3HM and an expanded dynamic range ΔPRD can be achieved. In the spectrum after 4 is also the lower sideband USB shown.
[0080] Die 5 zeigteine zweite Ausführungsform dererfindungsgemäßen Schaltungsanordnungfür einenbreitbandigen Mischer.The 5 shows a second embodiment the circuit arrangement according to the invention for a broadband mixer.
[0081] Diezweite Ausführungsformweist im Wesentlichen dieselben Bauelemente wie die Ausführungsformnach 3 auf, wobei jedoch das Vorverzerrungspotenzialmit dem ersten Versorgungsspannungspotenzial VDD identisch ist.The second embodiment essentially follows the same components as the embodiment 3 however, the predistortion potential is identical to the first supply voltage potential VDD.
[0082] Dersiebte und der achte Transistor 30, 32 ist alsojeweils als Diode geschaltet. Ferner ist ein neunter und zehnterTransistor 35, 37 mit jeweils einer steuerbarenStrecke und einem Gate-Anschluss 36, 38 und einzweiter Stromquellentransistor 39 mit einer steuerbarenStrecke und einem Gate-Anschluss 40 vorgesehen.The seventh and the eighth transistor 30 . 32 So each is connected as a diode. Further, a ninth and tenth transistor 35 . 37 each with a controllable path and a gate connection 36 . 38 and a second current source transistor 39 with a controllable path and a gate connection 40 intended.
[0083] Inder zweiten Ausführungsformdes Mischers 101 ist die erste Komponente LFP des differenziellenEingangssignals an den Gate-Anschluss 36 des neunten Transistors 35 gekoppelt.Die zweite Komponente LFN des differenziellen Eingangssignals istan den Gate-Anschluss 38 des zehnten Transistors 37 gekoppelt.In the second embodiment of the mixer 101 is the first component LFP of the differential input signal to the gate terminal 36 of the ninth transistor 35 coupled. The second component LFN of the differential input signal is at the gate terminal 38 of the tenth transistor 37 coupled.
[0084] Diesteuerbare Strecke des neunten Transistors 35 und die steuerbareStrecke des zweiten Stromquellentransistors 39 ist zwischendem dritten Widerstand 29 bzw. der steuerbaren Streckedes siebten Transistors 30 und dem zweiten VersorgungsspannungspotenzialVSS geschaltet.The controllable path of the ninth transistor 35 and the controllable path of the second current source transistor 39 is between the third resistance 29 or the controllable path of the seventh transistor 30 and the second supply voltage potential VSS.
[0085] Diesteuerbare Strecke des zehnten Transistors 37 ist zwischendem vierten Widerstand 31 bzw. der steuerbaren Streckedes achten Transistors 32 und der steuerbaren Strecke deszweiten Stromquellentransistors 37 geschaltet.The controllable distance of the tenth transistor 37 is between the fourth resistance 31 or the controllable path of the eighth transistor 32 and the controllable path of the second current source transistor 37 connected.
[0086] Die 6 zeigteine dritte Ausführungsform 201 deserfindungsgemäßen Mischers.The 6 shows a third embodiment 201 the mixer according to the invention.
[0087] Esist eine multiplikative Mischstufe 2 vorgesehen, die einenEingang 3, 4 fürdas TrägerfrequenzsignalLON, LOP aufweist, einen Ausgang 9, 10 für das differenzielleAusgangssignal OUTP, OUTN aufweist, die und einen ersten Mischstufeneingangsanschluss 5 für die ersteKomponente LFPD des vorverzerrten Eingangssignals und einen zweitenMischstufeneingangsanschluss 6 für die zweite Komponente LFNDdes vorverzerrten Eingangssignals vorgesehen.It is a multiplicative mixer 2 provided an entrance 3 . 4 for the carrier frequency signal LON, LOP has an output 9 . 10 for the differential output signal OUTP, OUTN, and a first mixing stage input terminal 5 for the first component LFPD of the predistorted input signal and a second mixed-stage input terminal 6 for the second component LFND of the predistorted input signal.
[0088] Dieerste Komponente LFP des differenziellen Eingangssignals wird aneinem ersten Eingangsanschluss 7 eingekoppelt, und diezweite Komponente LFN des differenziellen Eingangssignals wird an einenzweiten Eingangsanschluss 8 eingekoppelt.The first component LFP of the differential input signal is applied to a first input terminal 7 coupled, and the second component LFN of the differential input signal is applied to a second input terminal 8th coupled.
[0089] Esist ein erster Transistor 41 mit einer steuerbaren Streckeund einem Gate-Anschluss 43 und ein zweiter Transistor 42 miteiner steuerbaren Strecke und einem Gate-Anschluss 44 vorgesehen.Die steuerbare Strecke des ersten Transistors 41 ist zwischeneinem ersten Versorgungsspannungspotenzial VDD und dem ersten Mischstufeneingangsanschluss 5 geschaltet.Der Gate-Anschluss 43 des ersten Transistors 41 istan das erste Versorgungsspannungspotenzial VDD geschaltet.It is a first transistor 41 with a controllable path and a gate connection 43 and a second transistor 42 with a controllable path and a gate connection 44 intended. The controllable path of the first transistor 41 is between a first supply voltage potential VDD and the first mixed-stage input terminal 5 connected. The gate connection 43 of the first transistor 41 is connected to the first supply voltage potential VDD.
[0090] Diesteuerbare Strecke des zweiten Transistors 42 ist zwischendem ersten Versorgungsspannungspotenzial VDD und dem zweiten Mischstufeneingangsanschluss 6 geschaltet.Der Gate-Anschluss 44 deszweiten Transistors 42 ist an das erste VersorgungsspannungspotenzialVDD geschaltet.The controllable path of the second transistor 42 is between the first supply voltage potential VDD and the second mixed-stage input terminal 6 connected. The gate connection 44 of the second transistor 42 is connected to the first supply voltage potential VDD.
[0091] Dersteuerbaren Strecke des ersten Transistors 41 sind drei über Schalter 45, 46, 47 zuschaltbareWiderstände 48, 49, 50 parallelzuschaltbar angeordnet.The controllable path of the first transistor 41 There are three via switches 45 . 46 . 47 switchable resistors 48 . 49 . 50 arranged in parallel switchable.
[0092] Dersteuerbaren Strecke des zweiten Transistors 42 sind dreiweitere überSchalter 51, 52, 53 zuschaltbare Widerstände 54, 55, 56 parallelgeschaltet.The controllable path of the second transistor 42 There are three more via switches 51 . 52 . 53 switchable resistors 54 . 55 . 56 connected in parallel.
[0093] Diezwei Transistoren 41, 42 sind wieder als Diodengeschaltet und erzeugen die quadratische Vorverzerrung des DifferentialeingangssignalsLFP, LFN.The two transistors 41 . 42 are again connected as diodes and generate the quadrature predistortion of the differential input signal LFP, LFN.
[0094] Durchverschiedene Kombination der zuschaltbaren Widerstände 48, 49, 50, 54, 55, 56 sind verschiedenelineare Vorverzerrungen einstellbar. Dadurch kann, um einen größtmöglichenstörungsfreienDynamikumfang zu erreichen, die optimale lineare Vorverzerrung leichteingestellt werden.By different combination of the switchable resistors 48 . 49 . 50 . 54 . 55 . 56 Different linear predistortions can be set. In order to achieve the greatest possible interference-free dynamic range, the optimum linear predistortion can be easily adjusted.
[0095] Die 7 zeigteine bevorzugte Weiterbildung des erfindungsgemäßen Mischers 202.The 7 shows a preferred embodiment of the mixer according to the invention 202 ,
[0096] Esist wiederum eine multiplikative Mischstufe 2 vorgesehen,mit Trägersignalanschlüssen 3, 9, Mischstufeneingangsanschlüssen 5, 6 undAusgangsanschlüssen 9, 10.Zur quadratischen Vorverzerrung sind wie in 6 zwei Transistoren 41, 42, dieals Dioden geschaltet sind, zwischen den Mischstufeneingangs anschlüssen 5, 6 unddem ersten Versorgungsspannungspotenzial VDD vorgesehen.It is again a multiplicative mixing stage 2 provided with carrier signal connections 3 . 9 , Mixing input terminals 5 . 6 and output terminals 9 . 10 , For quadratic predistortion are as in 6 two transistors 41 . 42 , which are connected as diodes, between the mixer input terminals 5 . 6 and the first supply voltage potential VDD provided.
[0097] Dersteuerbaren Strecke des ersten Transistors 41 ist ein einstellbareroder programmierbarer Widerstand 57 parallel geschaltet.Der steuerbaren Strecke des zweiten Transistors 42 istein zweiter einstellbarer bzw. programmierbarer Widerstand 58 parallelgeschaltet.The controllable path of the first transistor 41 is an adjustable or programmable resistor 57 connected in parallel. The controllable path of the second transistor 42 is a second adjustable or programmable resistor 58 connected in parallel.
[0098] Esist ferner eine Vorverzerrungssteuerung 60 vorgesehen,die einen Testsignalausgang 61, 62 zur Ausgabeeines differenziellen Testsignals TLFP, TLFN an die Eingangsanschlüsse 7,8 aufweist.Die Vorverzerrungssteuerung 60 hat einen Prüfsignaleingang 63, 64,an den das differenzielle Ausgangssignal OUTP, OUTN der Mischstufe 2 eingekoppeltist. Die Vorverzerrungssteuerung 60 hat außerdem mindestens2 Steuerausgänge 65, 66 zurAusgabe von Einstellsignalen CTR1, CTR2 zum Einstellen des erstenund zweiten Widerstandes 57, 58.It is also a predistortion control 60 provided, which has a test signal output 61 . 62 for outputting a differential test signal TLFP, TLFN to the input terminals 7 . 8th having. The predistortion control 60 has a test signal input 63 . 64 to which the differential output signal OUTP, OUTN of the mixer stage 2 is coupled. The predistortion control 60 also has at least 2 control outputs 65 . 66 for outputting setting signals CTR1, CTR2 for setting the first and second resistances 57 . 58 ,
[0099] DieVorverzerrungssteuerung 60 stellt beispielsweise ein differenziellesTestsignal TLFP, TLFN mit konstanter Frequenz bereit, welches andie Anschlüsse 7, 8 eingekoppeltwird.The predistortion control 60 provides, for example, a differential test signal TLFP, TLFN of constant frequency, which is applied to the terminals 7 . 8th is coupled.
[0100] DieVorverzerrungssteuerung 60 nimmt gleichzeitig das resultierendeAusgangssignal OUTP, OUTN der multiplikativen Mischstufe 2 auf.The predistortion control 60 simultaneously takes the resulting output signal OUTP, OUTN of the multiplicative mixer 2 on.
[0101] Über dieEinstellsignale CTR1, CTR2 regelt die Vorverzerrungssteuerung 60 dieWiderstandswerte des ersten und zweiten Widerstands 57, 58 so ein,dass der störungsfreieDynamikumfang maximal wird. Dies kann beispielsweise wie in der 4 anhandder Spektraldatenstellung erläutertgeschehen. Die Vorverzerrungssteuerung 60 kann sowohl indem erfindungsgemä ßen Mischer 202 integriertsein, oder aber als externe Einrichtung fungieren. Dann können dieprogrammierbare Widerstände 57, 58 beispielsweisebei der Fertigung entsprechend programmiert werden.The predistortion control regulates the setting signals CTR1, CTR2 60 the resistance values of the first and second resistors 57 . 58 so that the trouble-free dynamic range becomes maximum. This can, for example, as in the 4 explained explained on the basis of spectral data. The predistortion control 60 can both in the inventive Shen mixer 202 be integrated, or act as an external device. Then the programmable resistors 57 . 58 For example, be programmed accordingly during production.
[0102] Dievorliegende Schaltungsanordnung für einen breitbandigen Mischerbietet daher eine hervorragende Linearität über einen weiten Frequenzbereich,ist vorzugsweise in CMOS-Technologie ausgeführt, wodurch die Stromaufnahmegering wird, liefert einen verbesserten störungsfreien Dynamikumfang gegenüber demStand der Technik und kann somit in zukünftigen Ultra-Wideband-Anwendungeneingesetzt werden.Thepresent circuit arrangement for a broadband mixertherefore offers excellent linearity over a wide frequency range,is preferably implemented in CMOS technology, reducing the power consumptionis low, provides an improved trouble-free dynamic range over theState of the art and can thus be used in future ultra-wideband applicationsbe used.
S1,S2S1,S2 Steuersignalcontrol signal DLF1,DLF2DLF1,DLF2 EingangssignaldatenInput signal data LF1,LF2, LF1', LF2'LF1,LF2, LF1 ', LF2' analogesSignalanalogsignal OUTU,OUTL, MOUTOUTU,OUTL, MOUT Ausgangssignaloutput SINROM,COSROMSINROM,COSROM RomspeicherRomspeicher DR1,DR2,DR1,DR2, digital/analogUmsetzerdigital / analogconverter LPF1,LPF2LPF1,LPF2 TiefpassfilterLow Pass Filter M1,M2M1,M2 multiplikativeMischstufemultiplicativemixer A1A1 Addiereradder LOP,LONLOP,LON TrägerfrequenzsignalCarrier frequency signal OUTP,OUTNOUTP,OUTN Ausgangssignaloutput T1–T6T1-T6 Transistortransistor T3T3 StromquellentransistorCurrent source transistor R1,R2R1,R2 Widerstandresistance BIANBIAN Bias-PotenzialBias potential VDD,VSSVDD,VSS VersorgungsspannungspotenzialSupply voltage potential IOUTP,IOUTNIOUTP,IOUTN AusgangssignalstromOutput current BPREDBPRED Verzerrungspotenzialof bias LSBLSB unteresSeitenbandlowersideband USBUSB oberesSeitenbanduppersideband PDD,PRDPDD,PRD Spektrallinienspectral CC Trägersignalcarrier signal ΔPDD, ΔPRDΔPDD, ΔPRD störungsfreierDynamikumfangtrouble-freedynamic Range 3HM3HM dritteHarmonischethirdharmonic LFPD,LFNDLFPDs,LFND vorverzerrtesEingangssignalpredistortedinput CTR1,CTR2CTR1,CTR2 Einstellsignaladjustment TLFP,TLFNTLFP,TLFN Testsignaltest signal 11 Mischermixer 22 multiplikativeMischstufemultiplicativemixer 3,43,4 TrägersignalanschlussCarrier signal connection 5,65,6 MischstufeneingangsanschlussMixing stage input terminal 7,87,8th Eingangentrance 9,10910 Ausgangoutput 11,121112 Widerstandresistance 1313 StromquellentransistorCurrent source transistor 1414 Gateanschlussgate terminal 15,17, 19, 21, 23, 251517, 19, 21, 23, 25 Transistortransistor 16,18, 20, 22, 24, 261618, 20, 22, 24, 26 Gateanschlussgate terminal 29,312931 Widerstandresistance 30,323032 Transistortransistor 33,343334 Gateanschlussgate terminal 35,3735,37 Transistortransistor 36,383638 Gateanschlussgate terminal 3939 StromquellentransistorCurrent source transistor 4040 Gateanschlussgate terminal 4141 Schalttransistorswitching transistor 43,444344 Gateanschlussgate terminal 45,46, 47, 51, 52, 5345,46, 47, 51, 52, 53 Schalterswitch 48,49, 50, 54, 55, 564849, 50, 54, 55, 56 Widerstandresistance 57,585758 programmierbarerWiderstandprogrammableresistance 6060 VorverzerrungssteuerungVorverzerrungssteuerung 61,6261,62 TestsignalausgangTest signal output 63,646364 Prüfsignaleingangtest signal input 65,6665,66 Steuerausgangcontrol output 101101 Mischermixer 202202 Mischermixer
权利要求:
Claims (15)
[1]
Schaltungsanordnung für einen breitbandigen Mischer(1, 101, 201) mit einer multiplikativenMischstufe (2), die einen Trägerfrequenzeingang (3, 4)zum Einkoppeln eines differenziellen Trägerfrequenzsignals (LOP, LON),einen Mischstufeneingang (5, 6) zum Einkoppelneines vorverzerrten differenziellen Eingangssignals (LFPD, LFND)und einen Ausgang (9, 10) zum Auskoppeln einesdifferenziellen Ausgangssignals (OUTP, OUTN), welches durch multiplikativeMischung aus dem differenziellen Trägerfrequenzsignal (LOP, LON)und dem vorverzerrten differenziellen Eingangssignal (LFPD, LFND)erzeugt ist, aufweist, wobei das vorverzerrte differenzielle Eingangssignal(LFPD, LFND) aus einem differenziellen Eingangssignal (LFP, LFN)durch eine quadratische Vorverzerrung und eine lineare Vorverzerrungerzeugt ist.Circuit arrangement for a broadband mixer ( 1 . 101 . 201 ) with a multiplicative mixing stage ( 2 ), which has a carrier frequency input ( 3 . 4 ) for coupling a differential carrier frequency signal (LOP, LON), a mixing stage input ( 5 . 6 ) for injecting a predistorted differential input signal (LFPD, LFND) and an output ( 9 . 10 ) for coupling out a differential output signal (OUTP, OUTN) generated by multiplicative mixing of the differential carrier frequency signal (LOP, LON) and the predistorted differential input signal (LFPD, LFND), the predistorted differential input is generated from a differential input signal (LFP, LFN) by a quadrature predistortion and a linear predistortion.
[2]
Schaltungsanordnung (1, 101, 201)nach Anspruch 1, dadurch gekennzeichnet, dass das differenzielleEingangssignal (LFP, LFN) eine erste Komponente (LFP), die an einenersten Eingangsanschluss (7) gekoppelt ist aufweist, undeine zweite Komponente (LFN), die an einen zweiten Eingangsanschluss(8) gekoppelt ist, aufweist, wobei zwischen dem erstenEingangsanschluss (7) und einem ersten Versorgungsspannungspotenzial(VDD) ein erster Widerstand (29) und zwischen dem zweitenEingangsanschluss (8) und dem ersten Versorgungsspannungspotenzial(VDD) ein zweiter Widerstand (31) zur linearen Vorverzerrunggeschaltet ist, und wobei eine erste Komponente (LFP) des vorverzerrtendifferenziellen Eingangssignals (LFP, LFN) zwischen dem ersten Widerstand(29) und dem ersten Eingangsanschluss (7) abgreifbarist und eine zweite Komponente (LFN) des vorverzerrten differenziellen Eingangssignals(LFPD, LFPN) zwischen dem zweiten Widerstand (31) und demzweiten Eingangsanschluss (8) abgreifbar ist.Circuit arrangement ( 1 . 101 . 201 ) according to claim 1, characterized in that the differential input signal (LFP, LFN) comprises a first component (LFP) connected to a first input terminal (LFP). 7 ) and a second component (LFN) connected to a second input terminal (LFN). 8th ), wherein between the first input terminal ( 7 ) and a first supply voltage potential (VDD) a first resistor ( 29 ) and between the second input terminal ( 8th ) and the first supply voltage potential (VDD) a second resistor ( 31 ) is connected to the linear predistortion, and wherein a first component (LFP) of the predistorted differential input signal (LFP, LFN) between the first resistor ( 29 ) and the first input terminal ( 7 ) and a second component (LFN) of the predistorted differential input signal (LFPD, LFPN) between the second resistor ( 31 ) and the second input terminal ( 8th ) can be tapped.
[3]
Schaltungsanordnung (1, 101, 201)nach Anspruch 2, dadurch gekennzeichnet, dass der erste und derzweite Widerstand (29, 31, 57, 58)jeweils ein einstellbarer Widerstand ist.Circuit arrangement ( 1 . 101 . 201 ) according to claim 2, characterized in that the first and second resistances ( 29 . 31 . 57 . 58 ) Each is an adjustable resistor.
[4]
Schaltungsanordnung (1, 101, 201)nach Anspruch 2, dadurch gekennzeichnet, dass der erste und zweiteWiderstand (29, 31, 41, 54)schaltbar ist und weitere parallel dazu geschaltete schaltbare Widerstände (49, 50, 55, 56)vorgesehen sind.Circuit arrangement ( 1 . 101 . 201 ) according to claim 2, characterized in that the first and second resistances ( 29 . 31 . 41 . 54 ) is switchable and further parallel connected switchable resistors ( 49 . 50 . 55 . 56 ) are provided.
[5]
Schaltungsanordnung (1, 101, 201)nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet,dass die Schaltungsanordnung (1, 101, 201)einen ersten und einen zweiten Transistor (30, 32)mit jeweils einer steuerbaren Strecke und einem Gate-Anschluss (33, 34)aufweist, wobei die steuerbare Strecke des ersten Transistors (30)zwischen dem ersten Eingangsanschluss (7) und dem erstenVersorgungsspannungspotenzial (VDD) geschaltet ist, wobei die steuerbareStrecke des zweiten Transistors (34) zwischen dem zweitenEingangsanschluss (8) und dem ersten Versorgungsspannungspotenzial(VDD) geschaltet ist, und wobei die Gate-Anschlüsse (33, 34)miteinander verbunden sind und an ein Verzerrungspotenzial (BPRED)geschaltet sind.Circuit arrangement ( 1 . 101 . 201 ) according to one of the preceding claims, characterized in that the circuit arrangement ( 1 . 101 . 201 ) a first and a second transistor ( 30 . 32 ) each having a controllable path and a gate connection ( 33 . 34 ), wherein the controllable path of the first transistor ( 30 ) between the first input terminal ( 7 ) and the first supply voltage potential (VDD), wherein the controllable path of the second transistor ( 34 ) between the second input terminal ( 8th ) and the first supply voltage potential (VDD), and wherein the gate terminals ( 33 . 34 ) and are connected to a distortion potential (BPRED).
[6]
Schaltungsanordnung (1, 101, 201)nach Anspruch 5, dadurch gekennzeichnet, dass das Verzerrungspotenzial(BPRED) das erste Versorgungsspannungspotenzial (VDD) ist.Circuit arrangement ( 1 . 101 . 201 ) according to claim 5, characterized in that the distortion potential (BPRED) is the first supply voltage potential (VDD).
[7]
Schaltungsanordnung (1, 101, 201)nach einem der vorhergehenden Ansprüche, dadurch gekennzeichnet,dass die Schaltungsanordnung (1, 101, 201)eine erste Diode, die zwischen dem ersten Eingangsanschluss unddem ersten Versorgungsspannungspotenzial (VDD) geschaltet ist, undeine zweite Diode, die zwischen dem zweiten Eingangsanschluss und demersten Versorgungsspannungspotenzial (VDD) geschaltet ist, aufweist.Circuit arrangement ( 1 . 101 . 201 ) according to one of the preceding claims, characterized in that the circuit arrangement ( 1 . 101 . 201 ) comprises a first diode connected between the first input terminal and the first supply voltage potential (VDD) and a second diode connected between the second input terminal and the first supply voltage potential (VDD).
[8]
Schaltungsanordnung (1, 101, 201)nach einem der vorherigen Ansprüche,dadurch gekennzeichnet, dass die multiplikative Mischstufe (2)eine Gilbert-Zelle aufweist.Circuit arrangement ( 1 . 101 . 201 ) according to one of the preceding claims, characterized in that the multiplicative mixing stage ( 2 ) has a Gilbert cell.
[9]
Schaltungsanordnung (1, 101, 201, 202)nach einem der vorherigen Ansprüche,dadurch gekennzeichnet, dass eine Vorverzerrungssteuerung (60) vorgesehenist mit: – einemTestsignalausgang (61, 62) zur Ausgabe eines differenziellenTestsignals (TLFP, TLFN) an den Eingangsanschluss (7, 8)der Schaltungsanordnung; – einemPrüfsignaleingang(63, 64) zum Einkoppeln des differenziellen Ausgangssignals(OUTP, OUTN) der Mischstufe (2); – mindestens zwei Steuerausgängen (65, 66)zur Ausgabe von Einstellsignalen (CTR1, CTR2) zum Einstellen desersten und zweiten Widerstands (57, 58).Circuit arrangement ( 1 . 101 . 201 . 202 ) according to one of the preceding claims, characterized in that a predistortion control ( 60 ) is provided with: - a test signal output ( 61 . 62 ) for outputting a differential test signal (TLFP, TLFN) to the input terminal ( 7 . 8th ) of the circuit arrangement; - a test signal input ( 63 . 64 ) for coupling the differential output signal (OUTP, OUTN) of the mixing stage ( 2 ); - at least two control outputs ( 65 . 66 ) for outputting setting signals (CTR1, CTR2) for setting the first and second resistances (CTR1, CTR2) 57 . 58 ).
[10]
Schaltungsanordnung (1, 101, 201, 202) nacheinem der vorherigen Ansprüche,dadurch gekennzeichnet, dass die Schaltungsanordnung in MOS-Technologieausgeführtist.Circuit arrangement ( 1 . 101 . 201 . 202 ) according to one of the preceding claims, characterized in that the circuit arrangement is implemented in MOS technology.
[11]
Schaltungsanordnung (1, 101, 201, 202) nacheinem der vorherigen Ansprüche,dadurch gekennzeichnet, dass die Widerstände (29, 31, 48, 49, 50, 54-58)zur linearen Vorverzerrung so dimensioniert sind, dass der störungsfreieDynamikumfang (spurious free dynamik range) des Ausgangssig nals (OUTP,OUTN) des Mischers (1, 101, 201, 202)bei einem differenziellen Eingangssignal (LFP, LFN) mit vorgegebenerFrequenz maximal ist.Circuit arrangement ( 1 . 101 . 201 . 202 ) according to one of the preceding claims, characterized in that the resistors ( 29 . 31 . 48 . 49 . 50 . 54 - 58 ) are dimensioned for linear predistortion such that the spurious free dynamic range of the Ausgangssig nals (OUTP, OUTN) of the mixer ( 1 . 101 . 201 . 202 ) at a differential input signal (LFP, LFN) with a predetermined frequency is maximum.
[12]
Schaltungsanordnung (1, 101, 201, 202) nacheinem der vorherigen Ansprüche,dadurch gekennzeichnet, dass die Mischstufe (2) eine Einseitenband-Mischstufeist.Circuit arrangement ( 1 . 101 . 201 . 202 ) according to one of the preceding claims, characterized in that the mixing stage ( 2 ) is a single sideband mixer.
[13]
Schaltungsanordnung (1, 101, 201, 202) nacheinem der vorherigen Ansprüche,dadurch gekennzeichnet, dass die Widerstände (29, 31, 48, 49, 50, 54-58)zur linearen Vorverzerrung so dimensioniert sind, dass über einenvorgegebenen Bereich von Trägerfrequenzendie Signalenergie eines Ausgangssignals (OUTP, OUTN) bei der Frequenzdes Trägerfrequenzsignalsgleich der Signalenergie einer dritten Harmonischen des Eingangssignalsim Ausgangssignal ist.Circuit arrangement ( 1 . 101 . 201 . 202 ) according to one of the preceding claims, characterized in that the resistors ( 29 . 31 . 48 . 49 . 50 . 54 - 58 ) are dimensioned for linear predistortion so that over a given range of carrier frequencies the signal energy of an output signal (OUTP, OUTN) at the frequency of the carrier frequency signal is equal to the signal energy of a third harmonic of the input signal in the output signal.
[14]
Verfahren zum Mischen eines Trägerfrequenzsignals (LOP, LON)und einem Eingangssignal (LFP, LFN) mit den folgenden Verfahrensschritten: (a)Lineares Vorverzerren und quadratisches Vorverzerren des Eingangssignals(LFP, LFN) zum Erzeugen eines vorverzerrten Eingangssignals (LFPD,LFND); und (b) Multiplikatives Mischen des vorverzerrten Eingangssignals(LFPD, LFN D) mit dem Trägerfrequenzsignal(LOP, LON) zu einem Ausgangssignal (OUTP, OUTN).Method for mixing a carrier frequency signal (LOP, LON)and an input signal (LFP, LFN) with the following method steps:(A)Linear predistortion and quadrature predistortion of the input signal(LFP, LFN) for generating a predistorted input signal (LFPD,LFND); and(b) Multiplicatively mixing the predistorted input signal(LFPD, LFN D) with the carrier frequency signal(LOP, LON) to an output signal (OUTP, OUTN).
[15]
Verfahren nach Anspruch 14, dadurch gekennzeichnet,dass der lineare Anteil der Vorverzerrung so gewählt wird, dass der störungsfreieDynamikumfang (spurious free dynamic range) des Ausgangssignals(OUTP, OUTN) bei einem Eingangs signal (LFP, LFN), das eine vorgegebeneFrequenz aufweist, maximal ist.Method according to claim 14, characterized in thatthat the linear portion of the predistortion is chosen so that the interference-freeDynamic range (spurious free dynamic range) of the output signal(OUTP, OUTN) at an input signal (LFP, LFN), which is a predeterminedFrequency is maximum.
类似技术:
公开号 | 公开日 | 专利标题
EP0356556B1|1993-10-27|Multieingangs-Vier-Quadranten-Multiplizierer
US7421263B2|2008-09-02|Circuit for reducing second order intermodulation
US7596362B2|2009-09-29|DC offset calibration for a radio transceiver mixer
US6980779B2|2005-12-27|RF transmitter using digital-to-RF conversion
US8000676B2|2011-08-16|Second intercept point | calibrator and method for calibrating IP2
DE4018614C2|1996-02-01|Circuit arrangement for generating two phase-shifted output signals
Murphy et al.2015|A noise-cancelling receiver resilient to large harmonic blockers
DE10257181B3|2004-07-15|Phase locked loop with modulator
Valla et al.2005|A 72-mW CMOS 802.11 a direct conversion front-end with 3.5-dB NF and 200-kHz 1/f noise corner
US7973587B2|2011-07-05|Transconductor having high linearity and programmable gain and mixer using the same
DE102013203182A1|2013-08-29|Second-order notch filter for use in receivers for effectively suppressing the transmitter barriers
EP1390768B1|2010-02-24|Messgerät mit über ein blockdiagramm ansteuerbaren funktionseinheiten
DE10254651B3|2004-11-04|Quantizer for a sigma-delta modulator and sigma-delta modulator
DE602004003145T2|2007-08-23|Mischerschaltung, empfänger mit einer mischerschaltung, drahtlose kommunikationsvorrichtung mit einem empfänger, methode zur erzeugung eines ausgangssignals durch mischen eines eingangssignals mit einem oszillatorsignal
DE102004017527B4|2007-10-31|Transceiver circuit and method for providing local oscillator signals in a transceiver circuit
US20110050319A1|2011-03-03|Multiplier, Mixer, Modulator, Receiver and Transmitter
DE69926182T2|2006-05-24|RADIO SYSTEM AND METHOD WITH FET MIXER AND LIGHT-VOLTAGE-DRIVEN SWITCH CIRCUIT
DE102009043444B4|2010-12-16|Modulation and transmission of high bandwidth signals
EP2421154B1|2014-07-02|Schaltungsanordnung zur Erzeugung von eine breitbandige Frequenzrampe bildenden hochfrequenten Ausgangssignalen
US7890077B2|2011-02-15|Balanced mixer with calibration of load impedances
DE10134874B4|2012-03-29|line driver
DE60318988T2|2009-01-29|Modulation device and method
DE10203955A1|2002-08-22|High-frequency MOS switch
DE102008016423A1|2008-11-20|Circuit and method
DE102014110488B4|2020-11-05|BROADBAND SQUARE ERROR CORRECTION
同族专利:
公开号 | 公开日
US7450913B2|2008-11-11|
US20050277389A1|2005-12-15|
DE102004019366B4|2006-05-04|
引用文献:
公开号 | 申请日 | 公开日 | 申请人 | 专利标题
法律状态:
2005-11-17| OP8| Request for examination as to paragraph 44 patent law|
2006-11-02| 8364| No opposition during term of opposition|
2011-06-01| R081| Change of applicant/patentee|Owner name: LANTIQ DEUTSCHLAND GMBH, DE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 81669 MUENCHEN, DE Effective date: 20110325 Owner name: LANTIQ BETEILIGUNGS-GMBH & CO. KG, DE Free format text: FORMER OWNER: INFINEON TECHNOLOGIES AG, 81669 MUENCHEN, DE Effective date: 20110325 |
2011-06-01| 8327| Change in the person/name/address of the patent owner|Owner name: LANTIQ DEUTSCHLAND GMBH, 85579 NEUBIBERG, DE |
2018-03-22| R081| Change of applicant/patentee|Owner name: LANTIQ BETEILIGUNGS-GMBH & CO. KG, DE Free format text: FORMER OWNER: LANTIQ DEUTSCHLAND GMBH, 85579 NEUBIBERG, DE |
2019-11-01| R119| Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee|
优先权:
申请号 | 申请日 | 专利标题
DE200410019366|DE102004019366B4|2004-04-21|2004-04-21|Circuit arrangement for a broadband mixer with predistortion and high linearity and method for broadband mixing|DE200410019366| DE102004019366B4|2004-04-21|2004-04-21|Circuit arrangement for a broadband mixer with predistortion and high linearity and method for broadband mixing|
US11/111,461| US7450913B2|2004-04-21|2005-04-21|Circuit arrangement for a wideband mixer with predistortion and high linearity|
[返回顶部]